晶振倍頻率干擾的解決方法
作者:
揚興科技
日期:2026-01-22
瀏覽量:
晶振倍頻干擾(即高次諧波輻射)是電磁兼容(EMC)設(shè)計中非常棘手的問題,通常表現(xiàn)為在25MHz基頻的5次、7次諧波處(如125MHz, 175MHz等)出現(xiàn)輻射超標(biāo)。這通常是因為晶振輸出的方波信號含有豐富的諧波成分,加上PCB布局不當(dāng),使其變成了高效的輻射天線。
建議從源頭抑制、路徑切斷到電路優(yōu)化等以下幾個方面解決:
一、優(yōu)化PCB布局與布線(成本最低,最常用)
這是解決輻射問題的第一步,很多時候僅僅通過改板就能解決大部分問題。
· 包地處理(Guard Ring): 使用GND網(wǎng)絡(luò)環(huán)繞晶振的信號線(特別是輸出端),并在周圍打一排接地過孔(Via)。這能切斷信號向外輻射的路徑,相當(dāng)于給信號線加了一道“圍墻”。
· 縮短走線長度: 晶振輸出引腳到主芯片的走線必須盡可能短且直,避免走線過長形成天線效應(yīng)輻射噪聲。
· 底層挖空與鋪地:
① 貼片晶振正下方的PCB層(尤其是表層)不能走其他信號線,最好將晶振下方的參考層(如地平面)進行適當(dāng)?shù)摹巴诳铡碧幚恚蛘叽_保有完整的地平面作為回流路徑。
② 如果晶振外殼需要接地,必須確保接地引腳與地平面的低阻抗連接。
· 遠離敏感信號: 晶振走線應(yīng)遠離USB、網(wǎng)口、射頻等高速或敏感信號線,防止串?dāng)_。
二、增加吸收與濾波電路(硬件整改)
如果改板來不及,或者需要進一步降低輻射,可以在電路中增加元件。
· 串聯(lián)電阻/磁珠: 在晶振輸出引腳串聯(lián)一個0Ω~33Ω的小電阻(靠近晶振放置),可以抑制高頻諧波的振蕩,減小信號邊沿的過沖和振鈴,從而降低EMI。
· RC吸收電路: 在晶振輸入/輸出引腳對地增加一個RC低通濾波網(wǎng)絡(luò)(例如串聯(lián)10~100Ω電阻,對地并聯(lián)10~100pF電容),可以吸收特定頻段的諧振能量。
· 電源濾波: 在晶振的電源引腳(VCC)處,必須放置去耦電容(通常為0.1μF陶瓷電容),且電容要盡量靠近電源引腳。這能濾除電源線上的高頻噪聲,防止噪聲通過電源線輻射。
三、更換晶振類型(源頭治理)
如果電路板已經(jīng)定型,無法修改走線,更換晶振型號是直接有效的辦法。
· 展頻晶振(Spread Spectrum): 這種晶振通過微小的頻率調(diào)制,將原本集中在單一頻點的能量分散到一個頻帶范圍內(nèi),從而大幅降低峰值輻射功率(通??山档?0dB以上)。
· 有源晶振(帶使能端): 相比無源晶振,有源晶振輸出波形質(zhì)量更好(通常是方波或 clipped sine wave),且驅(qū)動能力強,受外圍電路影響小,輻射特性通常優(yōu)于無源晶振。
· 選擇低EMI型號: 選購時關(guān)注晶振的相位噪聲和諧波抑制指標(biāo),低相位噪聲的晶振通常諧波能量也較低。
四、屏蔽與隔離(物理手段)
作為最后的大招,適用于輻射非常嚴(yán)重的場景。
· 加屏蔽罩: 使用金屬屏蔽罩(Can)將整個晶振及其電路罩住,并確保屏蔽罩與PCB地平面有良好的低阻抗連接(四周打滿過孔)。
· 單點接地: 對于無源晶振,確保其兩個引腳的接地設(shè)計合理,避免地環(huán)路引入噪聲。
總之建議你先檢查PCB上晶振周圍是否做了包地處理,這是最容易被忽視但效果最好的方法。如果不行,再嘗試在輸出端串聯(lián)一個小電阻。
置標(biāo)出錯:“*”附近有語法錯誤。
置標(biāo)出錯:“*”附近有語法錯誤。
推薦閱讀